Langage VHDL-AMS et applications industrielles

Objectifs
Maîtriser la syntaxe de la norme IEEE 1076.1 pour la description des systèmes mixtes et multitechnologiques. Identifier les nombreux atouts du VHDL-AMS pour la conception système, l'IP AMS et le prototypage virtuel.
Les avancées de l'industrie électronique permettent l'intégration d'ASIC mixtes complexes et de microsystèmes dont la conception nécessite des outils de simulation spécifiques. Cette formation fournit les instructions de base du langage VHDL-AMS. Elle montre que les langages de modélisation AMS constituent une solution incontournable pour la conception des systèmes mixtes et multitechnologies : conception top-down, simulation hybride, multiabstraction et multidomaine.
Voir programme détaillé sur notre site web www.telecom-paristech.fr/continue dans la filière concernée de la rubrique "stages courts".
